硅實驗室介紹振蕩器為云計算蹺板開關
硅實驗室已經引入了一個新的家庭的晶體振蕩器(XOs)提供超低抖動參考時間為10 g,40 g和100 g的云計算和網絡設備。
這些新Si535和Si536 XOs利用硅實驗室的證明DSPLL技術提供無與倫比的性能、穩(wěn)定性和靈活性10/40G數(shù)據中心核心/接入交換機,存儲區(qū)域網絡設備、安全路由器、交換機/路由器,以及企業(yè)航母以太網交換機和路由器。
支持蓬勃需求服務為基礎計算云,數(shù)據中心設備遷移到更高的速度串行數(shù)據傳輸,通常10 g或更快。同時,有一個明顯的趨勢,能源效率最大化通過合并轉換、存儲和計算資源更少的組件。
這些趨勢已經增加了處理器,以太網交換機ICs和fpga與集成高速序列化反序列化(并行轉換器)技術,需要低抖動時間引用。硅實驗室的Si535/536振蕩器提供超低抖動和±20 ppm穩(wěn)定所需的最先進的云計算和網絡基礎設施設備。
是說的Si535/536 XOs提供異常抖動性能的< 200飛秒(fs)均方根抖動(集成從10千赫至1 MHz)為常見的以太網和光纖通道參考頻率。
Si535/536振蕩器的輸出格式支持和LVPECL LVDS在2.5 V和3.3 V和提供兩種±20 ppm和31.5 ppm總穩(wěn)定性,簡化接口連接到各種各樣的處理器、開關、phy和fpga。
當結合硅實驗室的Si533xx微分時鐘緩沖器,Si535/536 XOs提供低抖動時鐘生成和分布對soc要求多個高性能參考時鐘。
這個Si535/536振蕩器使用硅實驗室的專利DSPLL技術提供一種低抖動時鐘在高速差分頻率。
不像傳統(tǒng)的XO不同的晶體是需要每個輸出頻率,Si535/536 XOs使用常見的頻點的晶體提供特殊的穩(wěn)定性和可靠性,利用DSPLL IC生成任何輸出頻率。
此外,DSPLL時鐘合成提供了優(yōu)越的供應噪音抑制,從而簡化了任務生成低抖動的時鐘在嘈雜的環(huán)境中通常存在于數(shù)據中心和網絡系統(tǒng)。
振蕩器基于DSPLL技術可以提供在任何輸出頻率沒有切割和調優(yōu)一個獨特的3日泛音(OT)晶體或聲表面波(看見)裝置的要求,低抖動XOs競爭。
硅實驗室的方法也可以基于ic卡的數(shù);旌闲盘柵c射頻信號簡化工廠編程在裝運時間,消除長交貨期與定制振蕩器相關聯(lián)。http://www.koudejun.com |